Цифровая схемотехника: конспект лекций

Автор: Наумкина Л. Г.

Год: 2008

Издательство: Московский государственный горный университет

Форматы: PDF

ISBN: 978-5-98672-083-8, 978-5-7418-0511-4

Страниц: 309

цена: 510 руб.

Рассмотрены следующие вопросы: базовые логические ИС малой степени интеграции различных логик, схемотехническая реализация СИСов на базе ИС малой степени интеграции, КЛС с памятью, схемотехническая реализация КЛС без памяти, арифметические устройства, схемотехническая реализация ПЛМ без памяти и с памятью, схемотехника памяти, схемотехника АЦП и ЦАП для ввода и вывода информации.
Для студентов вузов, обучающихся по направлению «Автоматизация и управление» по дисциплине «Схемотехника».

ПРЕДИСЛОВИЕ
ИСТОРИЯ РАЗВИТИЯ ЭЛЕКТРОНИКИ
ТЕМА 1. ЦИФРОВЫЕ ИНТЕГРАЛЬНЫЕ СХЕМЫ
1.1. Основные классификационные признаки интегральных схем
1.2. Логические элементы интегральных схем
1.3. Основные характеристики и параметры базовых логических элементов серии интегральных схем транзисторно-транзисторной логики (ТТЛ)
Контрольные вопросы
1.4. Базовые логические интегральные схемы различных логик
1.5. Последовательность действий при проектировании любого цифрового устройства
1.6. Применение логических элементов
Контрольные вопросы
ТЕМА 2. ТРИГГЕРЫ
2.1. Основные параметры триггера
2.2. Асинхронные триггеры
2.3. Синхронные триггеры
2.4. Стандартные триггеры
2.5. Применение триггеров
Контрольные вопросы
ТЕМА 3. ПЕРЕСЧЁТНЫЕ СХЕМЫ И ДЕЛИТЕЛИ
3.1. Основные параметры и классификационные признаки счётчиков электрических импульсов
3.2. Асинхронный счётчик на суммирование
3.3. Асинхронный счётчик на вычитание
3.4. Асинхронные счётчики с параллельным переносом
3.5. Реверсивный счётчик
Пример
3.6. Счётчики с произвольным коэффициентом пересчёта на базе ИС счётчиков
3.7. Основные методы борьбы с «гонками»
3.8. Делитель частоты с искусственным порядком счёта
3.9. Счётчики с недвоичным кодированием
3.10. Состав серий ИС по счётчикам
Контрольные вопросы
ТЕМА 4. РЕГИСТРЫ
4.1. Классификационные признаки регистров
4.2. Параллельный регистр
4.3. Регистр сдвига (последовательный регистр)
4.4. Универсальный регистр
Пример
4.5. Способ наращиваемости регистров
4.6. Функциональные узлы на базе регистров
Контрольные вопросы
ТЕМА 5. КОМБИНАЦИОННЫЕ ЛОГИЧЕСКИЕ СХЕМЫ БЕЗ ПАМЯТИ
5.1. Дешифратор/демультиплексор (DC/DMX)
5.2. Мультиплексоры (MUX)
Пример
5.3. Шифраторы (CD)
5.4. Кодопреобразователи (X/Y)
Контрольные вопросы
ТЕМА 6. АРИФМЕТИЧЕСКИЕ УСТРОЙСТВА
6.1. Полусумматор и полный сумматор
6.2. Способы суммирования операндов
6.3. Выполнение операции вычитания на сумматорах
Пример 222
6.4. Одноразрядный двоично-десятичный сумматор
Пример
6.5. Выполнение операций умножения и деления на сумматорах
Пример
6.6. Метод ускоренного умножения
Пример
6.7. Компаратор
6.8. Синтез канала сигнала равенства А=В
6.9. Специализированные арифметические операции
Контрольные вопросы
ТЕМА 7. СХЕМОТЕХНИКА ЦИФРОВЫХ УСТРОЙСТВ НА ПРОГРАММИРУЕМЫХ ЛОГИЧЕСКИХ МАТРИЦАХ (ПЛМ)
7.1. Схемотехника ПЛМ
Контрольные вопросы
ТЕМА 8. ПАМЯТЬ
8.1. Виды памяти и её параметры
8.2. Типы постоянного запоминающего устройства
8.3. Оперативное запоминающее устройство (ОЗУ)
8.4. Сверхоперативная память (регистровая)
8.5. Флеш-память
8.6. Кэш-память
Контрольные вопросы
ТЕМА 9. АНАЛОГО-ЦИФРОВЫЕ И ЦИФРОАНАЛОГОВЫЕ ПРЕОБРАЗОВАТЕЛИ
9.1. Классификация ЦАПи АЦП по принципу действия
9.2. Принципы построения цифро-аналогового преобразователя
9.3. Принципы построения АЦП
Контрольные вопросы
ТЕМА 10. СТРУКТУРА МИКРОПРОЦЕССОРА
СПИСОК ЛИТЕРАТУРЫ

Все отзывы о книге

Чтобы оставить отзыв, зарегистрируйтесь или войдите